8/06/2025,光纖在線訊,2025 年 8 月 6 日,PCI-SIG 協(xié)會正式宣布,下一代 PCI Express(PCIe)8.0 規(guī)范將把數(shù)據(jù)傳輸速率提升至 256.0 GT/s,較 PCIe 7.0 翻倍,計劃于 2028 年向協(xié)會會員發(fā)布。作為全球公認的高帶寬互連技術標準,PCIe 8.0 將進一步滿足計算領域不斷增長的帶寬需求,為多領域新興應用提供支撐。
PCIe 技術誕生二十余年來,始終是高帶寬互連的首選方案,其性能迭代緊密貼合行業(yè)發(fā)展需求。據(jù) PCI-SIG 介紹,PCIe 8.0 在 x16 配置下,雙向傳輸速率最高可達 1TB/s,這一突破將為人工智能 / 機器學習、高速網(wǎng)絡、邊緣計算、量子計算等新興技術領域提供可擴展的互連解決方案。同時,其應用場景還將覆蓋汽車、超大規(guī)模數(shù)據(jù)中心、高性能計算(HPC)以及軍事 / 航空航天等數(shù)據(jù)密集型市場。
PCI-SIG 技術工作組將開發(fā)PCIe 8.0 ,其規(guī)范特性目標
通過 x16 配置提供256.0 GT/s 原始比特率和高達1TB/s 的雙向傳輸速率
審視新的連接器技術
確認延遲和FEC目標,并將得以實現(xiàn)
確保滿足可靠性目標
保持與前幾代PCIe 技術的向后兼容性
開發(fā)協(xié)議增強功能以提高帶寬
繼續(xù)增強降低功耗的技術
下面是I/O的速率發(fā)展趨勢圖
下面是PCIe1.0~8.0的帶寬對比表格
【PCIe的基本信息】
PCI Express(PCIe)是一種高速串行計算機擴展總線標準,旨在替代傳統(tǒng)的PCI和PCI-X標準。它提供了更高的帶寬和更低的延遲,適用于各種設備和應用場景,包括數(shù)據(jù)中心、人工智能、機器學習和高性能計算等領域。
主要版本
PCIe 1.0:首次發(fā)布于2002年,提供2.5 GT/s的傳輸速率。
PCIe 2.0:帶寬翻倍,達到5 GT/s。
PCIe 3.0:進一步提升到8 GT/s,采用了更高效的編碼方式。
PCIe 4.0:帶寬達到16 GT/s,適應更高的數(shù)據(jù)傳輸需求。
PCIe 5.0:帶寬提升至32 GT/s,廣泛應用于高性能計算和數(shù)據(jù)中心。
PCIe 6.0:最新版本,帶寬達到64 GT/s,采用了新的信號調(diào)制技術,進一步提高了功率效率和傳輸速率。